ICS 49.035 V25 中华人民共和国国家标准 GB/T 38345—2019 宇航用半导体集成电路通用设计要求 General design requirements of semiconductor integrate circuit for space application 2020-07-01实施 2019-12-31发布 国家市场监督管理总局 发布 国家标准化管理委员会 GB/T38345—2019 目 次 前言 1范围 规范性引用文件 2 设计流程和内容 3 3.1设计流程 3.2 设计内容 4. 通用设计要求 4.1 结构设计要求 4.2 逻辑和电路设计要求 4.3 版图设计要求 4.4 封装设计要求 4.5 可靠性设计要求 8 4.6 可测性设计要求 10 附录A(规范性附录) 数据表 附录B(资料性附录) 设计指南 12 GB/T 38345—2019 前言 本标准按照GB/T1.1—2009给出的规则起草。 请注意本文件的某些内容可能涉及专利。本文件的发布机构不承担识别这些专利的责任。 本标准由全国宇航技术及其应用标准化技术委员会(SAC/TC425)提出并归口。 本标准起草单位:北京微电子技术研究所。 本标准主要起草人:陈雷、倪玮琳、李鑫云、张东明、林建京、田俊杨、马建华、庄伟、李建成、李学武 孔瀛、张铁良、 Ⅲ GB/T38345—2019 宇航用半导体集成电路通用设计要求 1范围 本标准规定了宇航用半导体集成电路的通用设计要求,包括结构设计、逻辑和电路设计、版图设计、 封装设计、可靠性设计和可测性设计等要求。 本标准适用于宇航用半导体集成电路设计要求,不适用于特殊电路设计要求 2规范性引用文件 2 下列文件对于本文件的应用是必不可少的。凡是注日期的引用文件,仅注日期的版本适用于本文 件。凡是不注日期的引用文件,其最新版本(包括所有的修改单)适用于本文件。 IEEEStd1149.1-2001IEEE标准测试接口和边界扫描结构(IEEEStandardTestAccessPort and BoundaryScan Architecture) 3设计流程和内容 3.1设计流程 宇航用半导体集成电路设计一般包括结构设计、逻辑设计、电路设计、版图设计和封装设计。在具 有设计要求的容错系统进行的流程,对于宇航用不同类型的集成电路允许特殊实现。在设计过程中遵 守现有的标准和规范。宇航用户需求的可行性和风险分析,以验证其功能和性能需求的合理性。设计 应遵循完善的流程要求,对不同类型的宇航电路,各阶段活动内容可进行针对性裁剪。为了确保设计的 正确性,应对每一个阶段的设计结果进行计算机模拟与验证。将设计输人要求按照任务分解到每个设 计阶段,实现并验证每个步骤直到完成宇航用半导体集成电路的所有目标和要求。图1是设计流程示 意图。 1 GB/T38345—2019 需求分析 结构设计与优化 逻辑与电路设计 逻辑与电路验证 否 验证通过 否 是 版图设计 否 版图验证 验证通过 I是 封装设计 封装仿真 否 仿真通过 I是 流片、封装和测试 图1集成电路设计流程示意图 针对宇航用半导体集成电路设计,面向用户的功能、性能和可靠性等要求,设计人员应遵循半导体 集成电路设计的一般流程,将用户的一般要求和特殊需求转化为设计输入及各流程环节需要完成的任 务及满足的要求,逐步完成各阶段的设计目标,最终实现设计阶段实现的总要求。 2

pdf文档 GB-T 38345-2019 宇航用半导体集成电路通用设计要求

文档预览
中文文档 20 页 50 下载 1000 浏览 0 评论 0 收藏 3.0分
温馨提示:本文档共20页,可预览 3 页,如浏览全部内容或当前文档出现乱码,可开通会员下载原始文档
GB-T 38345-2019 宇航用半导体集成电路通用设计要求 第 1 页 GB-T 38345-2019 宇航用半导体集成电路通用设计要求 第 2 页 GB-T 38345-2019 宇航用半导体集成电路通用设计要求 第 3 页
下载文档到电脑,方便使用
本文档由 思安 于 2023-02-02 22:14:04上传分享
站内资源均来自网友分享或网络收集整理,若无意中侵犯到您的权利,敬请联系我们微信(点击查看客服),我们将及时删除相关资源。